home *** CD-ROM | disk | FTP | other *** search
/ Chip 2007 January, February, March & April / Chip-Cover-CD-2007-02.iso / Pakiet bezpieczenstwa / mini Pentoo LiveCD 2006.1 / mpentoo-2006.1.iso / livecd.squashfs / usr / include / asm / pgtable-3level.h < prev    next >
C/C++ Source or Header  |  2005-10-13  |  4KB  |  159 lines

  1. #ifndef _I386_PGTABLE_3LEVEL_H
  2. #define _I386_PGTABLE_3LEVEL_H
  3.  
  4. #include <asm-generic/pgtable-nopud.h>
  5.  
  6. /*
  7.  * Intel Physical Address Extension (PAE) Mode - three-level page
  8.  * tables on PPro+ CPUs.
  9.  *
  10.  * Copyright (C) 1999 Ingo Molnar <mingo@redhat.com>
  11.  */
  12.  
  13. #define pte_ERROR(e) \
  14.     printk("%s:%d: bad pte %p(%08lx%08lx).\n", __FILE__, __LINE__, &(e), (e).pte_high, (e).pte_low)
  15. #define pmd_ERROR(e) \
  16.     printk("%s:%d: bad pmd %p(%016Lx).\n", __FILE__, __LINE__, &(e), pmd_val(e))
  17. #define pgd_ERROR(e) \
  18.     printk("%s:%d: bad pgd %p(%016Lx).\n", __FILE__, __LINE__, &(e), pgd_val(e))
  19.  
  20. #define pud_none(pud)                0
  21. #define pud_bad(pud)                0
  22. #define pud_present(pud)            1
  23.  
  24. /*
  25.  * Is the pte executable?
  26.  */
  27. static inline int pte_x(pte_t pte)
  28. {
  29.     return !(pte_val(pte) & _PAGE_NX);
  30. }
  31.  
  32. /*
  33.  * All present user-pages with !NX bit are user-executable:
  34.  */
  35. static inline int pte_exec(pte_t pte)
  36. {
  37.     return pte_user(pte) && pte_x(pte);
  38. }
  39. /*
  40.  * All present pages with !NX bit are kernel-executable:
  41.  */
  42. static inline int pte_exec_kernel(pte_t pte)
  43. {
  44.     return pte_x(pte);
  45. }
  46.  
  47. /* Rules for using set_pte: the pte being assigned *must* be
  48.  * either not present or in a state where the hardware will
  49.  * not attempt to update the pte.  In places where this is
  50.  * not possible, use pte_get_and_clear to obtain the old pte
  51.  * value and then use set_pte to update it.  -ben
  52.  */
  53. static inline void set_pte(pte_t *ptep, pte_t pte)
  54. {
  55.     ptep->pte_high = pte.pte_high;
  56.     smp_wmb();
  57.     ptep->pte_low = pte.pte_low;
  58. }
  59. #define __HAVE_ARCH_SET_PTE_ATOMIC
  60. #define set_pte_atomic(pteptr,pteval) \
  61.         set_64bit((unsigned long long *)(pteptr),pte_val(pteval))
  62. #define set_pmd(pmdptr,pmdval) \
  63.         set_64bit((unsigned long long *)(pmdptr),pmd_val(pmdval))
  64. #define set_pud(pudptr,pudval) \
  65.         set_64bit((unsigned long long *)(pudptr),pud_val(pudval))
  66.  
  67. /*
  68.  * Pentium-II erratum A13: in PAE mode we explicitly have to flush
  69.  * the TLB via cr3 if the top-level pgd is changed...
  70.  * We do not let the generic code free and clear pgd entries due to
  71.  * this erratum.
  72.  */
  73. static inline void pud_clear (pud_t * pud) { }
  74.  
  75. #define pmd_page(pmd) (pfn_to_page(pmd_val(pmd) >> PAGE_SHIFT))
  76.  
  77. #define pmd_page_kernel(pmd) \
  78. ((unsigned long) __va(pmd_val(pmd) & PAGE_MASK))
  79.  
  80. #define pud_page(pud) \
  81. ((struct page *) __va(pud_val(pud) & PAGE_MASK))
  82.  
  83. #define pud_page_kernel(pud) \
  84. ((unsigned long) __va(pud_val(pud) & PAGE_MASK))
  85.  
  86.  
  87. /* Find an entry in the second-level page table.. */
  88. #define pmd_offset(pud, address) ((pmd_t *) pud_page(*(pud)) + \
  89.             pmd_index(address))
  90.  
  91. static inline pte_t ptep_get_and_clear(pte_t *ptep)
  92. {
  93.     pte_t res;
  94.  
  95.     /* xchg acts as a barrier before the setting of the high bits */
  96.     res.pte_low = xchg(&ptep->pte_low, 0);
  97.     res.pte_high = ptep->pte_high;
  98.     ptep->pte_high = 0;
  99.  
  100.     return res;
  101. }
  102.  
  103. static inline int pte_same(pte_t a, pte_t b)
  104. {
  105.     return a.pte_low == b.pte_low && a.pte_high == b.pte_high;
  106. }
  107.  
  108. #define pte_page(x)    pfn_to_page(pte_pfn(x))
  109.  
  110. static inline int pte_none(pte_t pte)
  111. {
  112.     return !pte.pte_low && !pte.pte_high;
  113. }
  114.  
  115. static inline unsigned long pte_pfn(pte_t pte)
  116. {
  117.     return (pte.pte_low >> PAGE_SHIFT) |
  118.         (pte.pte_high << (32 - PAGE_SHIFT));
  119. }
  120.  
  121. extern unsigned long long __supported_pte_mask;
  122.  
  123. static inline pte_t pfn_pte(unsigned long page_nr, pgprot_t pgprot)
  124. {
  125.     pte_t pte;
  126.  
  127.     pte.pte_high = (page_nr >> (32 - PAGE_SHIFT)) | \
  128.                     (pgprot_val(pgprot) >> 32);
  129.     pte.pte_high &= (__supported_pte_mask >> 32);
  130.     pte.pte_low = ((page_nr << PAGE_SHIFT) | pgprot_val(pgprot)) & \
  131.                             __supported_pte_mask;
  132.     return pte;
  133. }
  134.  
  135. static inline pmd_t pfn_pmd(unsigned long page_nr, pgprot_t pgprot)
  136. {
  137.     return __pmd((((unsigned long long)page_nr << PAGE_SHIFT) | \
  138.             pgprot_val(pgprot)) & __supported_pte_mask);
  139. }
  140.  
  141. /*
  142.  * Bits 0, 6 and 7 are taken in the low part of the pte,
  143.  * put the 32 bits of offset into the high part.
  144.  */
  145. #define pte_to_pgoff(pte) ((pte).pte_high)
  146. #define pgoff_to_pte(off) ((pte_t) { _PAGE_FILE, (off) })
  147. #define PTE_FILE_MAX_BITS       32
  148.  
  149. /* Encode and de-code a swap entry */
  150. #define __swp_type(x)            (((x).val) & 0x1f)
  151. #define __swp_offset(x)            ((x).val >> 5)
  152. #define __swp_entry(type, offset)    ((swp_entry_t){(type) | (offset) << 5})
  153. #define __pte_to_swp_entry(pte)        ((swp_entry_t){ (pte).pte_high })
  154. #define __swp_entry_to_pte(x)        ((pte_t){ 0, (x).val })
  155.  
  156. #define __pmd_free_tlb(tlb, x)        do { } while (0)
  157.  
  158. #endif /* _I386_PGTABLE_3LEVEL_H */
  159.